24小时联系电话:18217114652、13661815404

中文

您当前的位置:
首页>
电子资讯>
技术专题>
高速电路设计抗干扰技...

技术专题

高速电路设计抗干扰技术


高速电路板

随着5G时代的到来,高速电路设计的需求增长很大。现在高速电路中,阻抗干扰的问题需要慎重对待,下面介绍高速电路设计时的抗干扰技术

一、抑制干扰源措施

高速电路设计时,在电路板上的每个集成电路都并联一个0.01-0.1 uF的电容,以减小集成电路对电源的影响,要注意高速电容的布线应靠近电源端并尽量粗短;在布线时要避免90度折线,减小高速噪声发射,在三极管的两段并接RC抑制电路,以降低三极管产生的噪声;对于MCU I/O口可以采用光耦合、磁电耦合、继电器隔离等措施;电路板的机壳要接地,以解决人身安全和防外界电磁场干扰。对于继电器必须要增加续流二极管以消除断开时产生的反电动势的干扰;

二、电源与地线的抗干扰技术

高速电路设计中采用多点接地,交流地与信号地不要共用,以避免信号地与电路板外壳之间形成电路上的闭环回路。采用低通滤波器可以滤掉高速电路中的高次谐波,同时滤波器的输入与输出端走线要相互隔开;输入电源布线与强电线分开,也可以采用隔离变压器。

三、硬件看门狗抗干扰技术

在一些高速电路设计中,可以尝试会采用专有的集成复位电路,当高速电路因干扰问题而导致电路故障时,专有的集成复位电路可以发出复位信号,以确保高速电路的运行正常。

四、通讯线布线的抗干扰技术

在高速电路设计抗干扰技术中我们一般主要采用光电隔离方法,这种方法能有效防止干扰从外界进入高速电路系统中。同时能有效抑制尖峰脉冲以及各种噪声的干扰,从而提高了通信线路的信噪比。采用双绞线进行信号传输,可以抗共模的噪声,因为波阻抗高。最后利用长走线通讯阻抗匹配方法也可以抑制电路中的干扰。

五、软件程序抗干扰技术

在一些嵌入式高速电路中,有的单纯硬件方法不能彻底解决高速电路设计中的干扰问题。可尝试使用软件程序的方法进行抗干扰。

总之,高速电路设计抗干扰技术有很多,这里值介绍这么多,如果你有其它好的技术方法,欢迎交流。上海韬放电子提供专业的集成电路设计服务,如果您有这方面的需求,请与我们联系。


请输入搜索关键字

确定